详细介绍FPGA状态机的设计和应用.docx
《详细介绍FPGA状态机的设计和应用.docx》由会员分享,可在线阅读,更多相关《详细介绍FPGA状态机的设计和应用.docx(9页珍藏版)》请在第一文库网上搜索。
1、详细介绍FPGA状态机的设计和应用FPGA的特点是并行执行,但如果需要处理一些具有前后顺序的事件,就需要使用状态机。状态机是一种用于处理具有前后顺序的事件的计算机模型,包含现态、条件、动作和次态四个要素,它可以将一个复杂的控制流程分解成多个互相独立的状态,从而简化设计过程并提高了系统的可靠性和性能。本文将对FPGA状态机进行详细介绍,帮助大家了解状态机的设计和应用。一、FPGA状态机基础1、基础概念FPGA状态机是一种能够描述对象在运行周期内的所有状态,以及从一个状态到另一个状态转换的过程的抽象模型。状态机可归纳为4个要素,即现态、条件、动作、次态。现态:当前所处的状态。条件:当一个条件被满足
2、,将会触发一个动作,或者执行一次运行状态的变化。动作:条件满足后执行的动作。动作不是必需的,也可以直接迁移到新状态而不进行任何动作。次态:条件满足后要跳转到的新状态。其中,“次态”是相对于“现态”而言的,一旦被跳转后,“次态”就转变成新的“现态”了。2、状态机分类通常情况下,FPGA状态机一般有两种类型: Mo2Ie型状态机:下一状态只由当前状态决定。 Mea1y型状态机:下一状态不但与当前状态有关,还与当前输入值有关。由于MeaIy型状态机的输出与输入有关,输出信号很容易出现毛刺,所以一般采用Moore型状态机。(1) Mea1y状态机输出逻辑不但取决于当前“状态”还取决于“输入”,如图所示
3、。(2) Moore状态机输出逻辑仅仅取决于当前状态,且与当前时刻的输入无关,如图所示。二、FPGA状态机实现方式FPGA状态机的描述方式主要分为3种,分别是一段式、两段式、三段式。1、一段式状态机一段式状态机使用1个a1ways块,把状态跳转和奏谴输出逻辑都写在一起,其输出是寄存器输出,无毛刺,但是这种方式代码较混乱,逻辑不清晰,难于修改和调试,应该尽量避免使用。下面给出一个一段式的Mea1y状态机示例:modu1eone_state_machine(inpute1k,inputrstn,input1:0inp,outputregoutp);/定义状态Ioca1paramSTATE0=0,S
4、TATE_1=1,STATE_2=2,STATE_3=3;/定义状态寄存器和初始状态reg1:0state_r;/初始化状态寄存器a1ways(posedgee1kornegedgerst_n)beginif(rst_n)beginstate_r=STATE_O;ende1sebegincase(state_reg)STATE_O:beginif(inp=2,b00)beginstate_r=STATE_O;outp=0;ende1seif(inp=2,b1)beginstate_r=STATE1;outp=1;ende1seif(inp=2,biO)beginstate_r=STATE_2;
5、outp=O;ende1sebeginstate_r=STATE_3;outp=1;endendSTATE:beginif(inp=2,bOO)beginstate_r=STATE_1;outp=1;ende1seif(inp=2,b1)beginstate_r=STATE_2;outp=O;ende1seif(inp=2,biO)beginstate_r=STATE_3;outp=1;ende1sebeginstate_r=STATE_O;outp=O;endendSTATE_2:beginif(inp=2,bOO)beginstate_r=STATE_2;outp=O;ende1seif(
6、inp=2,b1)beginstate_r=STATE_3;outp=1;ende1seif(inp=2,biO)beginstate_r=STATE_O;outp=O;ende1sebeginstate_r=STATE_1;outp=1;endendSTATE_3:beginif(inp=2,bOO)beginstate_r=STATE_3;outp=1;ende1seif(inp=2,b1)beginstate_r=STATE_O;outp=O;ende1seif(inp=2,biO)beginstate_r=STATE_1;outp=1;ende1sebeginstate_reg=STA
7、TE2;outp=O;endendendcaseendendendmodu1e2、二段式状态机二段式状态机使用2个a1ways块,都是时序逻辑,其中一个a1ways块用于写状态机的状态跳转逻辑,另一个a1ways块用于写当前状态下的寄存器输出逻辑。这种方式逻辑代码清晰,易于调试和理解,是比较推卷的一个方式。下面给出一个二段式的MOore状态机示例:modu1estate_machine(inpute1k,inputrst_n,outputregout_reg);/状态寄存器和下一个状态寄存器reg1:0state_r;/状态定义parameterID1E=2,b00;parameterSTAT
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 详细 介绍 FPGA 状态机 设计 应用
